Altera Cyclone FPGA – Universalschaltkreis

Ergebnisse: 437
Auswählen Bild Teile-Nr. Herst. Beschreibung Datenblatt Verfügbarkeit Preis (CHF) Ergebnisse in der Tabelle nach dem Einheitspreis bei Ihrer Menge filtern. Menge RoHS ECAD Model Serie Anzahl der Logik-Elemente Adaptive Logikmodule – ALMs Embedded Speicher Anzahl der I/Os Versorgungsspannung - Min. Versorgungsspannung - Max. Minimale Betriebstemperatur Maximale Betriebstemperatur Übertragungsgeschwindigkeit Anzahl der Transceiver Montageart Verpackung/Gehäuse Qualifikation Verpackung
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 348
Mult.: 348

Cyclone 10 LP 10CL010 10320 LE 414 kbit 101 I/O 1.2 V 1.2 V 0 C + 85 C SMD/SMT MBGA-164 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 60
Mult.: 60

Cyclone 10 LP 10CL016 15408 LE 504 kbit 78 I/O 1.2 V 1.2 V - 40 C + 125 C SMD/SMT EQFP-144 AEC-Q100 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 60
Mult.: 60

Cyclone 10 LP 10CL016 15408 LE 504 kbit 78 I/O 1.2 V 1.2 V 0 C + 85 C SMD/SMT EQFP-144 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 348
Mult.: 348

Cyclone 10 LP 10CL016 15408 LE 504 kbit 87 I/O 1.2 V 1.2 V - 40 C + 125 C SMD/SMT MBGA-164 AEC-Q100 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 348
Mult.: 348

Cyclone 10 LP 10CL016 15408 LE 504 kbit 87 I/O 1.2 V 1.2 V 0 C + 85 C SMD/SMT MBGA-164 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 1
Mult.: 1

Cyclone 10 LP 10CL016 15408 LE 504 kbit 87 I/O 1.2 V 1.2 V 0 C + 85 C SMD/SMT MBGA-164 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 119
Mult.: 119

Cyclone 10 LP 10CL016 15408 LE 504 kbit 162 I/O 1.2 V 1.2 V - 40 C + 125 C SMD/SMT UBGA-256 AEC-Q100 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 60
Mult.: 60

Cyclone 10 LP 10CL016 15408 LE 504 kbit 78 I/O 1 V 1 V - 40 C + 100 C SMD/SMT EQFP-144 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 60
Mult.: 60

Cyclone 10 LP 10CL016 15408 LE 504 kbit 340 I/O 1 V 1 V - 40 C + 100 C SMD/SMT FBGA-484 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 348
Mult.: 348

Cyclone 10 LP 10CL016 15408 LE 504 kbit 87 I/O 1 V 1 V - 40 C + 100 C SMD/SMT MBGA-164 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 84
Mult.: 84

Cyclone 10 LP 10CL016 15408 LE 504 kbit 340 I/O 1 V 1 V - 40 C + 100 C SMD/SMT UBGA-484 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 1
Mult.: 1

Cyclone 10 LP 10CL025 24624 LE 594 kbit Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 60
Mult.: 60

Cyclone 10 LP 10CL025 24624 LE 594 kbit 76 I/O 1 V 1 V - 40 C + 100 C SMD/SMT EQFP-144 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 119
Mult.: 119

Cyclone 10 LP 10CL025 24624 LE 594 kbit 150 I/O 1 V 1 V - 40 C + 100 C SMD/SMT Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 60
Mult.: 60

Cyclone 10 LP 10CL040 39600 LE 1.11 Mbit Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 84
Mult.: 84

Cyclone 10 LP 10CL055 55856 LE 2.29 Mbit 321 I/O 1.2 V 1.2 V - 40 C + 125 C SMD/SMT UBGA-484 AEC-Q100 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 84
Mult.: 84

Cyclone 10 LP 10CL055 55856 LE 2.29 Mbit 321 I/O 1.2 V 1.2 V 0 C + 85 C SMD/SMT UBGA-484 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 60
Mult.: 60

Cyclone 10 LP 10CL055 55856 LE 2.29 Mbit Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 84
Mult.: 84

Cyclone 10 LP 10CL055 55856 LE 2.29 Mbit Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 60
Mult.: 60

Cyclone 10 LP 10CL080 81264 LE 2.68 Mbit Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 36
Mult.: 36

Cyclone 10 LP 10CL080 81264 LE 2.68 Mbit 423 I/O 1.2 V 1.2 V 0 C + 85 C SMD/SMT Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 1
Mult.: 1

Cyclone 10 LP 10CL080 81264 LE 2.75 Mbit 423 I/O 1.2 V 1.2 V 0 C + 85 C SMD/SMT FBGA-780 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 1
Mult.: 1

Cyclone 10 LP 10CL080 81264 LE 2.68 Mbit 289 I/O 1.2 V 1.2 V - 40 C + 125 C SMD/SMT UBGA-484 AEC-Q100 Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 84
Mult.: 84

Cyclone 10 LP 10CL080 81264 LE 2.68 Mbit Tray
Altera FPGA – Universalschaltkreis Nicht-auf-Lager-Vorlaufzeit 16 Wochen
Min.: 60
Mult.: 60

Cyclone 10 LP 10CL080 81264 LE 2.75 Mbit 289 I/O 1 V 1 V - 40 C + 100 C SMD/SMT FBGA-484 Tray